資源簡介
案例說明
1.Kintex-7 FPGA使用SRIO IP核作為Initiator,通過AD9613模塊采集AD數(shù)據(jù)。AD9613采樣率為250MSPS,雙通道12bit,12bit按照16bit發(fā)送,因此數(shù)據(jù)量為16bit * 2 * 250M = 8Gbps;
2.AD數(shù)據(jù)通過SRIO由Kintex-7發(fā)送到C6678 DSP(Target)的0x0C3F0000~0x0C3F7FFF的地址空間,數(shù)據(jù)量為32KByte,使用SWRITE方式,期間每傳16KByte數(shù)據(jù)后就發(fā)送一個DOORBELL信息,讓C6678做乒乓處理。Kintex-7通過SRIO與C6678連接,共4個lane,每個lane的通信速率為5Gbps,數(shù)據(jù)有效帶寬為20Gbps * 80% = 16Gbps;
3.采集到的AD數(shù)據(jù)可分別通過Xilinx Vivado和TI CCS軟件查看波形,并在C6678做FFT處理。
此開發(fā)案例基于創(chuàng)龍Kintex-7+C6678評估板TL6678F-EasyEVM進行。
代碼片段和文件信息
評論
共有 條評論