資源簡介
清華大學電子系微機原理課程設計題目。4人合作完成。
包含CPU的VHDL、Verilog源代碼、仿真文件、波形結果、系統框圖、實驗報告、以及一個簡易匯編器的源代碼和可執行文件。
Quartus仿真實現了32位RISC微處理器,支持數據處理(包括乘除法),數據傳送,子程序調用,中斷及跳轉。時序仿真主頻可達70MHz。
采用Tomasulo算法處理指令流水中的數據相關,并提出了一種對Tomasulo就夠的改進。設計了Cache結構提高訪存效率。

代碼片段和文件信息
?屬性????????????大小?????日期????時間???名稱
-----------?---------??----------?-----??----
?????文件?????3593067??2018-07-10?00:35??CPU.rar
?????文件?????????629??2018-07-10?00:35??README.md
-----------?---------??----------?-----??----
?????文件?????3593067??2018-07-10?00:35??CPU.rar
?????文件?????????629??2018-07-10?00:35??README.md
評論
共有 條評論