-
大小: 6.16MB文件類型: .doc金幣: 1下載: 0 次發布日期: 2023-11-07
- 語言: 其他
- 標簽:
資源簡介
本設計是利用EDA技術設計的電路, 該信號發生器輸出信號的頻率范圍為20Hz~20KHz,幅度的峰-峰值為0.3V~5V兩路信號之間可實現0°~359°的相位差。側重敘述了用FPGA來完成直接數字頻率合成器(DDS)的設計
代碼片段和文件信息
評論
共有 條評論
共有 條評論