資源簡介
在詳細(xì)闡述正弦脈寬調(diào)制算法的基礎(chǔ)上, 結(jié)合DDS 技術(shù), 以Actel FPGA 作為控制核心,
通過自然采樣法比較1 個三角載波和3 個相位差為1 200 的正弦波, 利用Verilog HDL 語言實現(xiàn)死區(qū)
時間可調(diào)的SPWM 全數(shù)字算法,并在Fushion StartKit 開發(fā)板上實現(xiàn)SPWM 全數(shù)字算法。通過邏輯分析
儀和數(shù)字存儲示波器得到了驗證,為該技術(shù)進(jìn)一步應(yīng)用和推廣提供了一個良好的開放平臺。
代碼片段和文件信息
評論
共有 條評論