資源簡介
0 引 言
隨著計算機與微電子技術(shù)的發(fā)展,電子設(shè)計自動化EDA領(lǐng)域已成為電子技術(shù)發(fā)展的主體,數(shù)字系統(tǒng)的設(shè)計正朝著速度快、容量大、體積小、重量輕的方向發(fā)展。推動該潮流發(fā)展的引擎,就是日趨進步和完善的CPLD(Complex Programmable Logic Device)設(shè)計技術(shù)。而電子設(shè)計自動化,是近幾年迅速發(fā)展起來的將計算機軟件、硬件、微電子技術(shù)交叉運用的現(xiàn)代電子設(shè)計學(xué)科,其中EDA設(shè)計語言中的VHDL語言是一種快速的電路設(shè)計工具,功能涵蓋了電路描述、電路合成、電路仿真等三大電路設(shè)計工作。該數(shù)字電壓表的電路設(shè)計,正是用VHDL語言完成的。此次設(shè)計主要應(yīng)用美國Altera公司自行設(shè)計
隨著計算機與微電子技術(shù)的發(fā)展,電子設(shè)計自動化EDA領(lǐng)域已成為電子技術(shù)發(fā)展的主體,數(shù)字系統(tǒng)的設(shè)計正朝著速度快、容量大、體積小、重量輕的方向發(fā)展。推動該潮流發(fā)展的引擎,就是日趨進步和完善的CPLD(Complex Programmable Logic Device)設(shè)計技術(shù)。而電子設(shè)計自動化,是近幾年迅速發(fā)展起來的將計算機軟件、硬件、微電子技術(shù)交叉運用的現(xiàn)代電子設(shè)計學(xué)科,其中EDA設(shè)計語言中的VHDL語言是一種快速的電路設(shè)計工具,功能涵蓋了電路描述、電路合成、電路仿真等三大電路設(shè)計工作。該數(shù)字電壓表的電路設(shè)計,正是用VHDL語言完成的。此次設(shè)計主要應(yīng)用美國Altera公司自行設(shè)計
代碼片段和文件信息
評論
共有 條評論