資源簡介
本文利用Verilog HDL 語言自頂向下的設計方法設計多功能數字鐘,突出了其作為硬件描述語言的良好的可讀性、可移植性和易理解等優點,并通過Altera QuartusⅡ 4.1 和ModelSim SE 6.0 完成綜合、仿真。此程序通過下載到FPGA 芯片后,可應用于實際的數字鐘顯示中。
代碼片段和文件信息
- 上一篇:用CPLD實現單片機并行I/O接口的擴展
- 下一篇:用74ls160實現60進制
評論
共有 條評論