-
大小: 287KB文件類(lèi)型: .pdf金幣: 1下載: 0 次發(fā)布日期: 2021-05-14
- 語(yǔ)言: 其他
- 標(biāo)簽:
資源簡(jiǎn)介
3 眾核處理器驗(yàn)證策略及實(shí)現(xiàn)..
本節(jié)主要講述Godson-T 眾核處理器的驗(yàn)證策略和實(shí)現(xiàn).對(duì)于該款眾核處理器的驗(yàn)證工作,采用讓處理器核主動(dòng)地執(zhí)行程序驗(yàn)證平臺(tái)被動(dòng)地調(diào)試適應(yīng)處理器核的“被動(dòng)式”思想,通過(guò)讓小核與模擬器協(xié)同一起執(zhí)行同樣的測(cè)試程序的“軟硬件協(xié)同驗(yàn)證”策略,最終達(dá)到所有測(cè)試程序的每條指令都比對(duì)通過(guò)的驗(yàn)證結(jié)果.
3.1 普通指令的驗(yàn)證策略..
該款眾核處理器的處理器小核采用順序雙發(fā)射方案設(shè)計(jì),指令為亂序執(zhí)行但順序提交,在驗(yàn)證工程中,大部分執(zhí)行后直接進(jìn)行提交的指令都是可以采用普通指令的驗(yàn)證策略進(jìn)行對(duì)比,即在提交階段將小核運(yùn)行情況與模擬器所執(zhí)行的結(jié)果進(jìn)行對(duì)比.
當(dāng)待
本節(jié)主要講述Godson-T 眾核處理器的驗(yàn)證策略和實(shí)現(xiàn).對(duì)于該款眾核處理器的驗(yàn)證工作,采用讓處理器核主動(dòng)地執(zhí)行程序驗(yàn)證平臺(tái)被動(dòng)地調(diào)試適應(yīng)處理器核的“被動(dòng)式”思想,通過(guò)讓小核與模擬器協(xié)同一起執(zhí)行同樣的測(cè)試程序的“軟硬件協(xié)同驗(yàn)證”策略,最終達(dá)到所有測(cè)試程序的每條指令都比對(duì)通過(guò)的驗(yàn)證結(jié)果.
3.1 普通指令的驗(yàn)證策略..
該款眾核處理器的處理器小核采用順序雙發(fā)射方案設(shè)計(jì),指令為亂序執(zhí)行但順序提交,在驗(yàn)證工程中,大部分執(zhí)行后直接進(jìn)行提交的指令都是可以采用普通指令的驗(yàn)證策略進(jìn)行對(duì)比,即在提交階段將小核運(yùn)行情況與模擬器所執(zhí)行的結(jié)果進(jìn)行對(duì)比.
當(dāng)待
代碼片段和文件信息
評(píng)論
共有 條評(píng)論